Recherche

SLS

System Level Synthesis


Thèmes de recherche

photo SLS

Les défis que posent l'intégration de systèmes complets en technologies CMOS nanométrique sont fortement liés au nombre phénoménal de processeurs que l'on peut implanter sur une puce. L'ITRS prévoit plus de 1000 processeurs en 2020 pour les applications grand public. Dans ce contexte, nous avons identifiés les axes suivants comme majeurs :
  • la définition d'architectures parallèles, configurables et reconfigurables qui permettent d'exploiter pleinement les possibilitées offertes par ces technologies ;
  • la partie logicielle de ces systèmes étant de plus en plus importantes, la définition d'infrastructures permettant de déployer de manière efficace des applications à grande échelle sur des systèmes contraints en ressources est une piste majeure ;
  • l'intégration matérielle/logicielle étant d'une grande complexité, des outils de synthèse, de génération et de simulation performant et scalables sont nécessaires

Pour s'attaquer à ces problèmes, nos recherches portent sur :
  • Architectures parallèles, configurables et reconfigurables
  • Infrastructures logicielles pour les systèmes intégrés
  • Synthèse, génération et simulation de systèmes numériques intégrés

Responsable d'équipe

PETROT Frederic

Dernières publications

Dumas J., Guthmuller E., Fuguet Tortolero C., Pétrot F., A Method for Fast Evaluation of Sharing Set Management Strategies in Cache Coherence Protocols, 30th International Conference on Architecture of Computing Systems (ARCS'17), pp. 111-123, Vienna, AUSTRIA, DOI: 10.1007/978-3-319-54999-6_9, 2017
 
Prost-Boucle A., Pétrot F., Leroy V., Alemdar H., Efficient and versatile FPGA acceleration of support counting for stream mining of sequences and frequent itemsets, ACM Transactions on Reconfigurable Technology and Systems (TRETS) , Ed. ACM IEEE, Vol. , No. in print, 2017
 
Mancini S., Vincent L., Procédé de prédiction d, No. 16201190.2-1953, 2017
 
Matoussi O., Pétrot F., Loop aware IR-level annotation framework for performance estimation in native simulation, 22nd Asia and South Pacific Design Automation Conference (ASPDAC'17), pp. 220-225, Chiba, JAPAN, DOI: 10.1109/ASPDAC.2017.7858323, 2017
 
Bourge A., Muller O., Rousseau F., Generating Efficient Context-Switch Capable Circuits Through Autonomous Design Flow, ACM Transactions on Reconfigurable Technology and Systems (TRETS) , Ed. ACM IEEE, Vol. 10, No. 1, pp. 9, DOI: 10.1145/2996199, 2016
 
Rapport annuel d'activité